화학공학소재연구정보센터
학회 한국재료학회
학술대회 2009년 가을 (11/05 ~ 11/06, 포항공과대학교)
권호 15권 2호
발표분야 B. Nanomaterilas Technology(나노소재 기술)
제목 절연막에 embed된 실리콘 나노와이어의 전기적 특성 (Electrical properties of embedded Si nanowire at dielectric layer)
초록 본 연구에서는 stamping법을 이용하여 절연막에 실리콘 나노와이어를 embed시킨 field-effect transistor(FET) 소자의 전기적 특성에 대하여 분석하였다. Stamping법은 나노와이어를 이용한 소자를 제작하는데 있어 쉽고 경제적인 방법으로 최근 많이 사용되고 있는데, 이 방법을 이용하여 나노와이어를 절연막에 embed 시켰다. 이때, 사용한 실리콘 나노와이어는 무전해 식각법을 통하여 합성하였다. 식각 시간을 조절하여 나노와이어의 길이가 100μm 정도가 되도록 하였고, 나노와이어의 지름은 정제를 통하여 20 ~ 200nm내로 조절하였다. FET 소자의 게이트 절연막은 가장 일반적으로 사용되는 SiO2 (200nm)와 고분자 절연막으로 잘 알려진 poly-4-vinylphenol(PVP)를 사용하였다. 실리콘 나노와이어의 전기적 특성을 각각 SiO2무기 절연막에서의 non-embedded상태, PVP 유기 절연막에서의 embedded 상태에서 비교분석 하였다. 전기적 특성은 I-V 측정을 통하여 Ion/Ioff ratio, 이동도, subthreshold swing, threshold voltage값을 평가하였다.
저자 문경주, 최지혁, 전주희, 이태일, 명재민
소속 연세대
키워드 embedded; stamping; Si nanowires; PVP
E-Mail